年度 2016
全部作者 Ching-Che Chung*, Wei-Siang Su and Chi-Kuang Lo
論文名稱 A 0.52V/1.0V fast lock-in ADPLL for supporting dynamic voltage and frequency scaling
期刊名稱 IEEE Transactions on Very Large Scale Integration (VLSI) Systems
卷數 24
期數 1
起頁 408
迄頁 412
語言 英文